Otto-von-Guericke-Universität Magdeburg

 
 
 
 
 
 
 
 
Jan Moritz Joseph

M.Sc. Jan Moritz Joseph


Institut für Informations- und Kommunikationstechnik (IIKT)

Universitätsplatz 2, 39016, Magdeburg, G09-418

Lebenslauf

Jan Moritz Joseph wurde in Berlin im Jahr 1990 geboren. Er hat seinen B.Sc. Abschluss im Fach Medizinische Ingenieurwissenschaften im Jahr 2011 und seinen M.Sc. Abschluss in Informatik in 2014 von der Universität zu Lübeck erhalten. Von 2008 bis 2014 war er Stipendiat der Studienstiftung des Deutschen Volkes. Im Moment arbeitet er an seiner Promotion als wissenschaftlicher Mitarbeiter an der Otto-von-Guericke-Universität Magdeburg am Institut für Informations- und Kommunikationstechnik.

Im Rahmen dessen untersucht er Network-on-Chips, da diese eine skalierbare Kommunikationsinfrastuktur für moderne Mehrkernsysteme darstellen. Seine zwei Bereiche besonderen Interesses sind die Priorisierung von semi-statischen Datenströmen für on-chip Netzwerke und asymmetrische 3D-Network-on-Chips.

Forschungsschwerpunkte

Projekte

Software

Ich programmiere und warte den Code für unsere NoC-Projekte: Den Simualtor ratatoskr und Optimierungstools. https://github.com/jmjos

Abschlussarbeiten

Ich biete gerne Abschlussarbeiten zu aktuellen Forschungsthemen an. Eine Übersicht über aktuelle Themen finden Sie hier. Themen können nach Rücksprache ggf. in Projekten bearbeitet werden.

HiWis gesucht!

Wir sind auf der Suche nach HiWis, die an unserem Forschungsprojekt über A-3D-NoCs mitarbeiten möchten. Hier finden Sie eine Beschreibung der Aufgaben, aktuelle Themen, und Anforderungen.

Lehre

Veröffentlichungen

vollwertige Veröffentlichungen
2017 Jan Moritz Joseph, Morten Mey, Kristian Ehlers, Christopher Blochwitz, Tobias Winker, Thilo Pionteck: Design Space Exploration for a Hardware-accelerated Embedded Real-Time Pose Estimation using Vivado HLS, Reconfig, Cancun, Mexico, 2017.
2017 Tobias Drewes, Jan Moritz Joseph, Thilo Pionteck: An FPGA-based Prototyping Framework for Networks-on-Chip, Reconfig, Cancun, Mexico, 2017.
2017 Christopher Blochwitz, Raphael Klink, Jan Moritz Joseph, Thilo Pionteck: Continuous Live-Tracing as Debugging Approach on FPGAs, Reconfig, Cancun, Mexico, 2017.
2017 Jan Moritz Joseph, Lennart Bamberg, Sven Wrieden, Dominik Ermel, Alberto Garcia-Oritz, Thilo Pionteck: Design Method for Asymmetric 3D-Interconnect Architectures with High Level Models, ReCoSoC, Madrid, Spain, 2017.
2017 Jan Moritz Joseph, Christopher Blochwitz, Alberto García-Ortiz, Thilo Pionteck: Area and power savings via buffer reorganization in asymmetric 3D-NoCs for heterogeneous 3D-SoCs, MICPRO 2460, 2017.
2016 Christopher Blochwitz, Julian Wolff, Jan Moritz Joseph, Stefan Werner, Dennis Heinrich, Sven Groppe, Thilo Pionteck: Hardware-accelerated Radix-Tree based string sorting for Big Data applications, ARCS 2017.
2016 Jan Moritz Joseph, Tobias Winker, Kritian Ehlers, Christopher Blochwitz, Thilo Pionteck: Hardware-Accelerated Pose Estimation for Embedded Systems using Vivado HLS , Reconfig, Cancun, Mexiko, 2016. preprint, poster
2016 Jan Moritz Joseph, Sven Wrieden, Christopher Blochwitz, Alberto García-Ortiz, Thilo Pionteck: A Simulation Environment for Design Space Exploration for Asymmetric 3D-Network-on-Chip, 11th International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC 2016), Tallinn, 2016. presentation, preprint
2016 Jan Moritz Joseph, Christopher Blochwitz, Thilo Pionteck: Adaptive Allocation of Default Router Paths in Network-on-Chips for Latency Reduction, 2016 International Conference on High Performance Computing & Simulation (HPCS), Innsbruck, 2016. presentation, preprint
2015 Jan Moritz Joseph, Christopher Blochwitz, Alberto García-Ortiz, Thilo Pionteck: Area and power savings via buffer reorganization in asymmetric 3D-NoCs for heterogeneous 3D-SoCs, Nordic Circuits and Systems Conference (NORCAS), Oslo, 2015. preprint
2015 Christopher Blochwitz, Jan Moritz Joseph, Rico Backasch, Stefan Werner, Dennis Heinrich, Sven Groppe, Thilo Pionteck; An optimized Radix-Tree for hardware-accelerated index generation for Semantic Web Databases, Reconfig, Cancun, Mexiko, 2015
2015 Jan Moritz Joseph, Thilo Pionteck; A Cycle-Accurate Network-on-Chip Simulator with Support for Abstract Task Graph, International Symposium on System-on-Chip, Tampere, 2014. presentation, preprint
Poster und kleinere Konferenzbeiträge

Disclaimer: Preprints are offered in compliance with the IEEE copyright policy: An FAQ on Intellectual Property Rights for IEEE Authors

Betreute Abschlussarbeiten



Letzte Änderung: 26.01.2018 - Ansprechpartner: M.Sc. Jan Moritz Joseph